如何减小微带结构尺寸?
05-08
各位,我要仿一个350MHz390MHz的微带带通滤波器,设计了一个3阶切比雪夫滤波器,可是设计出来后发现尺寸太大。在不改变基底材料的情况下,有什么方法能有效减小微带结构的尺寸呢?我是要将其放在射频发射PCB板上的,能否通过加贴片电容,电感的方法减小其尺寸呢?
基底介电常数为3.45,尺寸大约为10cm*10cm*0.762mm,各位觉得可以实现吗?
基底介电常数为3.45,尺寸大约为10cm*10cm*0.762mm,各位觉得可以实现吗?
各位热心人,钱不多,请帮帮忙!谢谢
最好你是改用相对介电常数大的板材做。或是改成共面波导的方式,彧是仿真时将办公输入与输出端口的特性阻抗不要设成50欧姆,比如是30欧姆,做成后再匹配到50欧姆。后两种方法只是从理论上行,我没有做过,可以让大家讨论一下。
这个波段为什么如果对插入损耗要求不高的话可以选择LC的,集成的体积比较小,不然你就只有用陶瓷片的了,其他的方法虽然可以减小,比如用交叉耦合啊什么的,但是效果应该没有上面两个明显
共面波导 应该面积更大吧
谢谢!我再看看!
还是用lc的最合适 这个频段 lc的很小的呵呵
这个我也知道,但老师要求用微带啊
应该可以实现的,用带状线实现(3层的,中间层为导体,其他为介质层)。目前就用这种形式在做4G的一个带通滤波器。
如果一定要微带的可以考虑采用厚一点的介电常数高点的基片,其次可以采用多曲折线结构的谐振器,无非就是多打几折,如果线宽还是比较宽不容易打折的话可以考虑不采用50欧姆的,采用阻抗高点的线,输入输出线还是50欧姆就没有问题。这里不知道77欧姆的是不是Q值最高的,可以算一下。
小编可以尝试一下PBG EBG结构。
相关文章:
- 弱弱的问,hfss中,采用大减小的方式画了一个波导,port怎么加(05-08)
- 有什么办法可以减小CMOS中的eddy current所带来的损耗(05-08)
- 怎样减小传输线的损耗 (05-08)
- 怎么可以减小天线阵的尺寸 (05-08)
- 小功率腔体滤波器怎么减小插入损耗? (05-08)
- HFSS9计算简单天线的频率很准!其他结构如何?(05-08)
射频专业培训教程推荐