求一个锁相环频率合成器PLL,锁定时间小于10uS
锁定时间小于10uS,相位噪声差不多就行,哪位用过类似的,帮我推荐几个?
主要看什么指标,测试用什么仪器测试?
这么快的时间只能用DDS+PLL+VCO实现
我也知道DDS能实现,纳秒的变换时间,也做过DDS的。但是限于很多因素,比如功耗、杂波、谐波、相噪等因素,不得不考虑锁相环,不知到有人用过没有?15us的锁定时间可以到吗?
楼上的兄弟,为什么你用DDS+PLL+VCO,我有点不太懂,DDS与PLL的关系是什么?请给我讲讲,谢谢了!
DDS+PLL+VCO 是以DDS的输出做PLL的参考时钟,这样PLL可以是一个固定的N/R值;这样用PLL弥补DDS输出杂散多的不足,频率切换速度比单用PLL有所提高。顺便问一下,兄弟要出什么样的频率,点频还是带?指标到什么样的程度就可以?若只追求速度的话单用PLL也应该能实现,把环路带宽加宽可以提高锁定时间,具体还得看指标调试。
在能够锁定的前提下,看相位噪声,近、远端杂散,谐波,用频谱仪;可以的话把指标发上来看看。
一般工作带宽不宽的话用+PLL好了,由于PLL频率固定,速度近似于DDS了,但需要考虑的是相位噪声和杂散恶化程度能否接受
如果PLL要切换频率,那要考虑多种方法了,比如切换环路带宽,精确预置等方法
10-15us的锁定时间用pll还是可以实现的,选个电荷泵电流大点的PLL芯片,再选个增益大点的VCO。我当初用的是ADI的PLL芯片,VCO好像是Hittite的,测出来锁定时间就在10us左右。指标么最重要的就是相位噪声,锁定时间和杂散。
这个10us 时间还是可以的 用单片机+锁相环
鉴频器里石油分频器的 单片机控制鉴频器 就是环路滤波器设计要有耐心
我现在也在做 不过 频率很低
15us用锁相可以实现 就是看你的具体指标要求 和频率 也得硬件都有合适的 功耗合适你才行啊 呵呵
相关文章:
- 请教:PLL频率合成器芯片的问题(05-08)
- 基于DDS驱动PLL结构的宽带频率合成器设计(05-08)
- 频率合成器推荐厂家 (05-08)
- 如何准确的测定射频本振的锁定时间? (05-08)
- 请问高手有没有9G的锁相环(05-08)
- 求Razavi的那本讲锁相环的书 (05-08)