关于上拉电阻的问题
05-08
上拉就是将不确定的信号通过一个电阻钳位在高电平 这是百度百科的解释,比如说一个IO口,他输出低电平的时候,那通过上啦电阻,不就变成高电平了啊。那不就不准确了?
这样说吧,上拉电阻使电位一直都是高,但是万一输出是低的话,这样不是又被拉高了啊
学习下基本电路知识还有实际测量下验证你的想法。
上拉电阻一般是KΩ级别的,输出低电平时其“等效内阻”是很小的,可以认为近似对地短路,所以上拉电阻不会影响低电平输出。
上拉电阻一般都是开漏或者开集输出的时候,将高阻态的IO上拉成高电平; 还有上拉可以增加IO的负债能力;另外上拉有时候可以防止干扰引起的IO上的信号抖动。
4楼的童鞋回答正确。
已经知道了 。谢谢大家!
学习了
7m5 9iued54tqa43red
GFTI E6RYRET5E7E6RUT E5
相关文章:
- 高手请指教上拉电源电阻的问题(05-08)
- 电阻型触摸屏的触摸原理(05-08)
- 请问有谁用过贴片压敏电阻出过问题了(05-08)
- 使用排容,排阻,多路压敏电阻的利弊(05-08)
- SIM I/O接上拉电阻的原因(05-08)
- RESET线上传接4。7K电阻(05-08)
射频专业培训教程推荐