SDIO接口的理论吞吐率计算求助
05-08
假如SDIO接口的时钟是25MHZ,1bit模式和4bit模式的理论吞吐率是多少?
理论似乎可以达到12.5MB/s,实际应用中的吞吐率受什么限制?
理论峰值可以达到这个数字,但是会有一些物理层信令,状态机转移等控制成本,包括上层文件系统的管理成本等,所以实际会略小。
另外一个影响比较大的方面在于整个系统总线的负荷,及处理器的任务调度,毕竟SDIO控制器只是一个适配接口,读写命令或者DMA传输等还是需要处理器调度和均衡的。
理论上达到12.5MB/S是4bit模式的,就是(4X25)/8=12.5,实际应用的吞吐率受信号环境的影响,就是S/N比,可以看看香农公式。
之前还没注意过这个,刚才看了下SPEC。
25Mhz时钟,1bit模式理论值可以达到25Mbit/sec,
4bit是100 Mbits/sec。
相关文章:
- 关于LCD RGB接口(05-08)
- 请教8pin的Mini USB接口有标准的定义(USB连接)吗?(05-08)
- 请问:键盘接口5*5矩阵,如何硬件扩展到6*5?(05-08)
- 请教大家一个CAMIF接口的问题(05-08)
- 关于UART接口,高手请进(05-08)
- 讨论:大家在手机研发中所遇到的接口形式(05-08)
射频专业培训教程推荐