弱弱的问:如果以电感做负载...
12-09
那么是不是有可能输出节点的电压比电源电压高呀?
还有另外一个问题,功放设计中,可能最后输出功率高达30dBm,这样在50欧姆
的负载情况下输出电压也是相当高的,而现在CMOS一般用的电源电压才1.8V,
这些情况下电路的工作状态是怎么样的,电流往哪个方向流呢?
阻抗变换
PA那里看到的负载只有几欧姆
假如输出端看到的负载为1欧姆,那么要输出1w的功率,其电压的幅度也达到了1.4V...
峰峰值也接近3V了。
是否电路中输出节点的电压能够超过电源?这样的话电流方向是怎样的?晶体管又是
怎么工作的...
高手给看看了,实在疑惑..
看看thomas lee的书吧
我记得好像最大是2Vdd
现在cmos PA并不多,1W就已经功率不小了,也不会用1.8V那么低的电压
相关文章:
- 请教FDTD吸收负载的问题?(05-08)
- 诚心请教:什么是负载牵引法?(05-08)
- 负载阻抗不定,如何阻抗匹配(05-08)
- VSWR 和负载阻抗什么关系?(05-08)
- hfss里那个集总端口的负载线是什么含义?(05-08)
- 请教关于传输线输入功率与负载功率的问题...(05-08)
射频专业培训教程推荐