ADS带通滤波器 Schematic与layout 仿真差别 求大神帮助
05-08
小弟正在用ADS设计一个中心频率2.4G 带宽。2.35G 到 2.45G 的带通滤波器
按照网上找的教程,现在schematic 中进行优化,再生成layout
但是不知道为何layout的仿真结果完全是虚爆了
首先是schematic的仿真图,优化之后跟我原先计算的已经相差非常多。原本是按照切比雪夫计算的。但是。
接下来是layout 的EM仿真设置。因为很多不懂得地方。就改了下 substrate 和 pin。 substrate用的是FR4.不知道设置的对不对
接下来是schematic生成的layout图
仿真结果完全是让人心碎
按照网上找的教程,现在schematic 中进行优化,再生成layout
但是不知道为何layout的仿真结果完全是虚爆了
首先是schematic的仿真图,优化之后跟我原先计算的已经相差非常多。原本是按照切比雪夫计算的。但是。
接下来是layout 的EM仿真设置。因为很多不懂得地方。就改了下 substrate 和 pin。 substrate用的是FR4.不知道设置的对不对
接下来是schematic生成的layout图
仿真结果完全是让人心碎
相关文章:
- ADS设计耦合线带通滤波器时的优化问题 (05-08)
- 求助射频耦合微带带通滤波器的设计步骤! (05-08)
- 带通滤波器带内衰减能小于0.1dB么? (05-08)
- 求助 关于微带带通滤波器的设计 (05-08)
- 请教带通滤波器遇到的问题 (05-08)
- 发夹线微带带通滤波器 (05-08)
射频专业培训教程推荐