关于CST端口阻抗的问题
05-08
CST求解cpw结束后,点击结果中Wave port,会看到Wave impedance和line impedance,分别代表什么含义呢?而且我发现和Designer算出来的阻抗都差别很大。希望高手指点下。
没关注过线阻抗,如果是从导带到下地板的线阻抗的话,明显漏掉了两侧的地啊。
一般信任wave port阻抗好了
我也在研究为啥差这么多。可能是Port size的问题,也可能是mesh的问题。有人能指点一下么。
:9de 至于,wave impedance,你可以根据z=square(e/u)来算。
Line impedance就是我们最常用的transmissionline的概念,一般会调整到50。
相关文章:
- 请教一个关于cpw端口设置的问题(05-08)
- 端口这样设置对不对?(05-08)
- 关于波导端口的设置问题(05-08)
- 端口如何设置的问题:有关复数阻抗!(05-08)
- cst 如何设置端口(05-08)
- 求助:仿真天线什么情况下用离散端口,什么情况下用波导端口?(05-08)
射频专业培训教程推荐